多做题,通过考试没问题!
微机原理
题库首页
>
大学试题(计算机科学)
>
微机原理
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。
A、扩大主存储器的容量
B、解决CPU与主存储器之间的速度匹配问题
C、扩大CPU中通用寄存器的数量
D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量
查看答案
微信扫一扫手机做题
最新试题
·
处理器进行读操作,就是把数据从处理器内部
·
试述线选、部分译码和全译码的特点。
·
溢出错误
·
下面是变量定义伪指令, 按内存单
·
已知(DS)=3000H,(ES)=55
·
在DMA方式下,数据从内存传送到外设的路
·
设X、Y、Z均为双字数据,分别存放在地址
·
8086的标志寄存器共有9个标志位,分为
·
对可编程接口芯片进行读/写操作的必要条件
·
设字长n=8位,[X]补码=(A4)
热门试题
·
8086工作在最大方式时CPU引脚MN/
·
在8259A中,用于存放所有中断请求信号
·
如图10-3为用一片8255A控制八个8
·
低电平有效是指信号为低电平时候表示信号的
·
8253各输入信号如下:/CS=0,/R
·
若选用1K×4存储芯片组成容量为8K×8
·
指令MOV AX,[DI+8]的源操作数
·
一个最基本的微处理器由三部分组成,不包括
·
对于简化的微机硬件结构,IR从PROM接
·
Pentium工作在只分段不分页、只分页