多做题,通过考试没问题!
半导体芯片制造工
题库首页
>
通信电子计算机技能考试
>
半导体芯片制造工
从寄生电阻和电容、电迁移两方面说明后道工艺中(Back-End-Of-Line,BEOL)采用铜(Cu)互连和低介电常数(low-k)材料的必要性。
查看答案
微信扫一扫手机做题
最新试题
·
在铜互连中,为什么要用铜扩散阻挡层?阻挡
·
什么是掺杂?例举四种常用的掺杂杂质并说明
·
光刻中采用步进扫描技术获得了什么好处?
·
简述在热氧化过程中杂质再分布的四种可能情
·
给出半导体质量测量的定义。例出在集成电路
·
例举并解释硅中固态杂质扩散的三个步骤。
·
简述APCVD、LPCVD、PECVD的
·
干法刻蚀的目的是什么?例举干法刻蚀同湿法
·
影响氧化速度的因素有哪些?
·
简述外延薄膜的生长过程,其最显著的特征是
热门试题
·
什么是More moore定律和More
·
砷化镓相对于硅的优点是什么?
·
什么是外延层?为什么硅片上要使用外延层?
·
描述在硅片厂中使用的去离子水的概念。
·
给出投影掩模板的定义。投影掩模板和光掩模
·
例举硅片制造厂房中的7种玷污源。
·
例举并描述光刻中使用的两种曝光光源。
·
立式炉系统的五部分是什么?例举并简单描述
·
硅片关键尺寸测量的主要工具是什么?
·
假设进行一次受固溶度限制的预淀积扩散,从